제보
주요뉴스 산업

국내 연구진, '초절전 3진법 기술' 대면적 웨이퍼에 첫 구현

기사등록 : 2019-07-17 08:51

※ 뉴스 공유하기

URL 복사완료

※ 본문 글자 크기 조정

  • 더 작게
  • 작게
  • 보통
  • 크게
  • 더 크게
김경록 UNIST 교수 연구팀 성과...네이처 일렉트로닉스에 발표
삼성전자, 미래기술육성사업 통해 연구 지원

[서울=뉴스핌] 심지혜 기자 = 울산과학기술원(UNIST) 전기전자컴퓨터공학부 김경록 교수 연구팀이 초절전 '3진법 금속-산화막-반도체(Ternary Metal-Oxide-Semiconductor)'를 세계 최초로 대면적 실리콘 웨이퍼에서 구현하는데 성공했다.  

김경록 UNIST 교수 연구팀은 '3진법 금속-산화막-반도체를 세계 최초로 대면적 실리콘 웨이퍼에서 구현하는데 성공했다. 사진 앞열(좌부터) 이규호 교수, 김성진 교수, 김경록 교수, 장지원 교수. 뒷열(좌부터) 김우석 연구원, 최영은 연구원, 정재원 연구원, 박지호 연구원. [사진=삼성전자]

17일 삼성전자에 따르면 김 교수팀은 15일(영국 현지시간) 세계적인 학술지 '네이처 일렉트로닉스(Nature Electronics)'에 연구결과를 발표했다.

반도체 업계는 인공지능(AI), 자율주행, 사물인터넷 등 대규모 정보를 빠르게 처리하는 고성능 반도체를 만들기 위해 반도체 소자의 크기를 줄여 집적도를 높여 왔다. 2진법 기반의 반도체에서 정보를 처리하는 시간을 단축하고, 성능을 높일수록 증가하는 소비전력을 줄이는 문제 해결을 위해서도 고민했다. 

이러한 문제들을 해결할 방법으로 주목 받는 것이 '3진법 반도체'다. 김 교수 연구팀이 개발한 3진법 반도체는 0, 1, 2 값으로 정보를 처리한다. 

3진법 반도체는 처리해야 할 정보의 양이 줄어 계산 속도가 빠르고 그에 따라 소비전력도 적다. 반도체 칩 소형화에도 강점이 있다. 

예를 들어 숫자 128을 표현하려면 2진법으로는 8개의 비트(bit, 2진법 단위)가 필요하지만 3진법으로는 5개의 트리트(trit, 3진법 단위)만 있으면 저장할 수 있다. 

현재 반도체 소자의 크기를 줄여 단위면적당 집적도를 높여 급격히 증가하는 정보를 효과적으로 처리하려면 소자의 소형화로 인한 양자역학적 터널링 현상이 커져 누설전류가 증가한다. 이로 인해 소비전력이 증가하는 문제도 크다. 

김 교수 연구팀은 소비전력 급증의 주요 원인 중 하나인 누설 전류를 획기적인 발상의 전환을 통해 반도체 소자에서 정보를 처리하는 상태를 구현하는데 활용한다. 연구팀은 누설전류의 양에 따라 정보를 3진법으로 처리하도록 구현했다. 

이번 연구로 현재 산업계에서 널리 활용되고 있는 반도체 공정에서 3진법 반도체를 구현해 상용화에 대한 기대감도 높아지는 분위기다.

김 교수는 "이번 연구결과는 기존의 2진법 반도체 소자 공정 기술을 활용해 초절전 3진법 반도체 소자와 집적회로 기술을 구현했을 뿐만 아니라, 대면적으로 제작돼 3진법 반도체의 상용화 가능성까지 보여줬다는 것에 큰 의미가 있다"며 "기존 2진법 시스템 위주의 반도체 공정에서 3진법 시스템으로 메모리 및 시스템 반도체의 공정∙소자∙설계 전 분야에 걸쳐 미래 반도체 패러다임 변화를 선도할 것"이라고 강조했다.

이어 "3진법 반도체는 향후 4차 산업혁명의 핵심인 AI, 자율주행, 사물인터넷, 바이오칩, 로봇 등의 기술발전에 있어 큰 파급 효과가 있을 것으로 기대된다"고 말했다. 

이번 연구 성과의 배경에는 삼성전자의 지원이 있었다. 삼성전자는 김 교수팀 연구지원을 위해 파운드리 사업부 팹(FAB)에서 미세공정으로 3진법 반도체 구현을 검증하고 있다. 삼성전자는 이번 연구를 2017년 9월 삼성미래기술육성사업 지정테마로 선정해 지원해왔다.  

한편, 삼성미래기술육성사업은 국가 미래 과학기술 연구 지원을 위해 2013년부터 10년간 1조5000억원을 지원하고 있으며, 지금까지 532개 과제에 6826억원을 집행했다.

 

sjh@newspim.com

<저작권자© 글로벌리더의 지름길 종합뉴스통신사 뉴스핌(Newspim), 무단 전재-재배포 금지>